成果信息
我校面向宽带通讯、高性能DSP等高吞吐量和高速信息处理应用领域,提出了新型层次化单芯片64核处理器体系结构,即底层为由四个处理器核组成的"簇",采用总线和全互连混合架构;顶层采用2D Mesh的NoC架构,这是一个独特的"海量核"(sea-of-core)NoC集成架构。由于是高度正交化的分层结构,局部子系统设计和全局网络设计相对独立,使得该结构具有良好的可扩展性和可移植性。)
背景介绍
随着深亚微米 CMOS 工艺技术的发展,片上系统 SoC 所实现的功能也日益复杂,越来越多的 IP 和处理器被集成在一个 SoC 芯片上,称之为多处理器片上系统 MPSoC;在未来的 MPSoC 发展中,片上互连将对系统性能和功耗起主导性作用,随着 MPSoC 规模的日益增大,传统总线互连方式已成为片上系统性能提升的瓶颈。片上网络 NoC为 MPSoC提供了一种灵活、高效、低功耗且可扩展性强的片上通信的基础架构;NoC 将每一个 IP 与路由器连接,而不同的路由器之间则通过网络式的架构连接在一起,进而实现高带宽低功耗的全新互连模式,从而使 MPSoC 系统的性能得到大幅度的提升。)
应用前景
该技术应用于宽带通信、无线通信(LTE)基站服务器、语音和多媒体网关服务器、路由服务器等高性能DSP、高速计算,TFLOPS+高数据吞吐量雷达系统、SAR雷达、相控阵雷达处理系统,市场应用前景较为广阔。)